Проектирование микропроцессорных устройств. Учебное пособие для вузов (Пухальский Геннадий Иванович) ; Политехника, 2001
от 133 р. до 153 р.
Автор(ы): Пухальский Геннадий Иванович;
Издатель: Политехника
ISBN: 5-7325-0557-1
ID: SKU107710
Добавлено: 15.08.2021
Сравнить цены
Цена от 133 р. до 153 р. в 2 магазинах
Магазин | Цена | Наличие |
---|---|---|
Лабиринт 5/5 | 153 р. 219 р. | |
МАЙШОП 5/5 | 133 р. 204 р. | |
Читай-город 5/5 | ||
Описание
Изложены принципы работы микропроцессоров 8080, 8085, 8086/8088 и арифметического сопроцессора 8087. Подробно описаны программные методы ввода-вывода с квитированием и без квитирования, по прерыванию и по прямому доступу к памяти. Материал проиллюстрирован большим числом примеров и задач.
Приведено описание и применение БИС RAM, EPROM и FIFO различных зарубежных фирм, а также интерфейсных БИС, разработанных фирмой Intel для аппаратной поддержки вышеперечисленных микропроцессоров.
Рассмотрены методы обнаружения и исправления ошибок в оперативных запоминающих устройствах и приведены примеры их практической реализации.
Приведено описание и применение БИС RAM, EPROM и FIFO различных зарубежных фирм, а также интерфейсных БИС, разработанных фирмой Intel для аппаратной поддержки вышеперечисленных микропроцессоров.
Рассмотрены методы обнаружения и исправления ошибок в оперативных запоминающих устройствах и приведены примеры их практической реализации.
Смотри также Характеристики.
Яндекс.Маркет
Содержание
Предисловие
Глава I. Микропроцессоры 8080 и 8085
1.1. Трехшинная архитектура микроЭВМ
1.2. Архитектура микропроцессора 8080
1.3. Машинные циклы
1.4. Микропроцессор 8085
1.5. Формат команд микропроцессоров 8080 и 8085
1.6. Система команд микропроцессоров 8080 и 8085
1.7. Адресация данных и переходов
1.8. Директивы ассемблера
1.9. Генератор и системный контроллер
1.10. Статические запоминающие устройства
1.11. Обнаружение и исправление ошибок в
оперативных запоминающих устройствах
1.12. Шинные драйверы, приемопередатчики и
регистры памяти
Глава 2. Методы ввода-вывода
2.1. Классификация регистров памяти и методов
ввода-вывода
2.2. Программный ввод-вывод без квитирования
2.3. Программный ввод-вывод с квитированием
2.4. Ввод-вывод по прерыванию
2.5. Ввод-вывод по прямому доступу к памяти
2.6. Память типа FIFO
Глава 3. Интерфейсные БИС
3.1. Общая характеристика интерфейсных БИС
фирмы Intel
3.2. Программируемый параллельный интерфейс
8255А
3.3. Программатор EPROM 573РФ2 и 573РФ5
3.4. Программируемые таймеры 8253 и 8254
3.5. Программируемый контроллер прерываний
8259 и 8259А
3.6. Контроллеры прямого доступа к памяти 8257 и
8237А
3.7. Программируемый связной интерфейс 8251А
3.8. Последовательные интерфейсы
3.9. Программируемые БИС поддержки МП 8085
3.10. Программируемый контроллер клавиатуры и
дисплея 8279
Глава 4. Микропроцессоры 8086/8088 и сопроцессор
8087
4.1. Структурная схема МП 8086
4.2. Режимы адресации данных и переходов
4.3. Система команд МП 8086/8088
4.4. Директивы ассемблера
4.5. Функции DOS
4.6. Арифметический сопроцессор 8087
4.7. Система команд арифметического
сопроцессора 8087
4.8. Генераторы тактовых сигналов 8284 и
контроллер шин 8288
4.9. Мультипроцессорные системы
Литература
Глава I. Микропроцессоры 8080 и 8085
1.1. Трехшинная архитектура микроЭВМ
1.2. Архитектура микропроцессора 8080
1.3. Машинные циклы
1.4. Микропроцессор 8085
1.5. Формат команд микропроцессоров 8080 и 8085
1.6. Система команд микропроцессоров 8080 и 8085
1.7. Адресация данных и переходов
1.8. Директивы ассемблера
1.9. Генератор и системный контроллер
1.10. Статические запоминающие устройства
1.11. Обнаружение и исправление ошибок в
оперативных запоминающих устройствах
1.12. Шинные драйверы, приемопередатчики и
регистры памяти
Глава 2. Методы ввода-вывода
2.1. Классификация регистров памяти и методов
ввода-вывода
2.2. Программный ввод-вывод без квитирования
2.3. Программный ввод-вывод с квитированием
2.4. Ввод-вывод по прерыванию
2.5. Ввод-вывод по прямому доступу к памяти
2.6. Память типа FIFO
Глава 3. Интерфейсные БИС
3.1. Общая характеристика интерфейсных БИС
фирмы Intel
3.2. Программируемый параллельный интерфейс
8255А
3.3. Программатор EPROM 573РФ2 и 573РФ5
3.4. Программируемые таймеры 8253 и 8254
3.5. Программируемый контроллер прерываний
8259 и 8259А
3.6. Контроллеры прямого доступа к памяти 8257 и
8237А
3.7. Программируемый связной интерфейс 8251А
3.8. Последовательные интерфейсы
3.9. Программируемые БИС поддержки МП 8085
3.10. Программируемый контроллер клавиатуры и
дисплея 8279
Глава 4. Микропроцессоры 8086/8088 и сопроцессор
8087
4.1. Структурная схема МП 8086
4.2. Режимы адресации данных и переходов
4.3. Система команд МП 8086/8088
4.4. Директивы ассемблера
4.5. Функции DOS
4.6. Арифметический сопроцессор 8087
4.7. Система команд арифметического
сопроцессора 8087
4.8. Генераторы тактовых сигналов 8284 и
контроллер шин 8288
4.9. Мультипроцессорные системы
Литература
О книге
Серия | Учебное пособие для вузов |
Издатель | Политехника |
Год издания | 2001 |
Страниц | 544 |
Переплёт | твердый |
ISBN | 978-5-7325-0557-3 |
Размеры | 24,00 см × 17,00 см × 2,00 см |
Формат | 70х100/16 |
Автор(ы) | Пухальский Геннадий Иванович |
Тематика | Аппаратные средства |
Тираж | 3000 |
Переплет | Твердый переплёт |
Возрастные ограничения | 12 |
Кол-во страниц | 544 |
Обложка | твердый переплёт |
Язык издания | rus |
Книги где автор: Пухальский Геннадий Иванович
Радиоэлектроника. Связь - издательство "Политехника"
Категория 106 р. - 159 р.
Электротехника. Электроника - издательство "Политехника" »
Радиоэлектроника. Связь
Категория 106 р. - 159 р.